《半導體》益華推一把 創意首款臺積電3奈米制程晶片達陣
益華Cadence Innovus設計實現系統高精確度的GigaPlace佈局引擎爲創意提供了對臺積點FINFLEX單元行佈局的支持與腳位接取等,以實現臺積電3奈米制程設計法則檢查(DRC)收斂。另外,最先進的GigaOpt引擎透過臺積電3奈米元件庫進行最佳配置,同時平衡不同的元件使用率來優化設計。Innovus設計實現系統更具備了大規模平行架構,結合了完善的NanoRoute引擎,讓創意能夠及早在設計流程初期,就能解決訊號完整性問題,同時提升佈線後的設計相關性。
創意設計服務單位中心資深副總經理林景源博士表示,創意是先進晶片解決方案的市場領導者,服務於AI、HPC、5G、工業和其他新興領域,不斷投資先進技術對創意非常重要,創意選擇Cadence Cerebrus智慧晶片設計工具,正是因爲其與更廣泛的數位流程相互結合,透過AI技術幫助創意實現更快設計週轉,同時又能提升PPA表現。此外,Innovus設計實現系統幫助創意完成了第一款3奈米晶片,使團隊能夠加速創建高性能、低功耗的HPC設計。
益華Cadence Cerebrus與完整的Cadence數位產品線相結合,有助於爲創意電子大幅提升功耗、性能和麪積(PPA)的表現,並在5奈米CPU設計上藉由合成、設計實現到籤核的完整數位全流程,從而優化設計團隊的生產力。Cadence Cerebrus的獨特之處在於以AI強化學習引擎,可自主優化創意的設計流程,使團隊能加快上市時間。